发布时间:2025-02-26 点击数:198
高精密pcb的参数、信号线之间的间距、控制器和信号接收器的电气性能及其信号线的终端方法对串扰都有一定的干扰。为了降低高频信号的串扰,在接线时应尽量做到如下几点:
(1)如果同一层的平行布线几乎不可避免,则相邻两层的方向必须相互垂直;
(2)在允许布线空间的情况下,在串扰严重的两条线路之间插入地线或接地层,可以隔离和降低串扰;
(3)当信号线四周空间存有时变电磁场时,如不可以防止平行分布,可在平行信号线的背面设定大规模“地”,大幅度降低干扰;
(4)在数字电路中,时钟信号是边缘变化快的数据信号,外部串扰非常大。因此,在设计中,时钟线应被地线包围,并应多钻接地孔,以减小分布电容,从而降低串扰;
(5)高频信号时钟尽量采用低压差分时钟信号,并注意分组地面钻孔的完整性;
(6)在布线空间容许的前提条件下,扩大邻近信号线相互间的间距,降低信号线的平行长度,尽可能使时钟线与重要信号线垂直而不是平行;
(7)空闲输入端不应悬空,应接地或接上电源((电源也在高频信号电路中接地),因为悬垂线可能相当于发射天线,接地会抑制传输。
扫一扫添加微信
0755-29542113